Gigabit Ethernet

SO_CONN_ETH

Ethernet standart, protokol, and OSI modeli temelini öğretmek. Temel ilkelerini anlamak ve donanım tasarımı düşünceleri ve yazılım geliştirme şartları değerlendirmek için bilgi edinmek simülasyonu gerçekleştirin.

Kurs süresi

2 Gün

Kimler katılmalı?

Xilinx Ethernet bağlantı çözümlerini öğrenmek isteyen Mühendisler için (soft cores ve hard IP)

Önşartlar

  • Temel FPGA dizayn kursu
  • C programlama bilgisi
  • Xilinx ISE™ and Embedded Development Kit (EDK) software tools ilgili tecrübe sahipi olmanız lazım

Software Tools

  • Xilinx ISE
  • Menrehber Grafikler ModelSim PE
  • EDK

Bilgi

Bu eğitimini tamamladıktan sonra, hangi bilgiye sahip olacaksınız:

  • Temel Etherneti tanımlamak
  • Uygun core nasıl kullanmayı belirlemek
  • Software coreu yürütebilmek ve İstediğiniz işlevi elde edebilmek için geliştirmek
  • Embedded Development Kit (EDK) sert IP entegre etmek

Course Outline

1. Gün

  • Ethernet temelleri
  • Network Protocols, Ethernet Interfaces, and Hardware
  • Lab 1: Analiz Ethernet Frameler
  • Physical Layer
  • LocalLink Interface
  • Lab 2: VLAN and Jumbo Frameler
  • Xilinx EMAC çözümleri

2. Gün

  • Lab 3: Uygulama
  • EMAC ve EMAC Lite
  • Lab 4: EMAC periferik Loopback Modunda
  • GEMAC
  • TEMAC
  • Lab 5: TEMAC Loopback Modunda
  • 10GE MAC
  • Lab 6: Analiz 10GE MAC Frameler

Lab Descriptions

  • Lab 1 - Analyzing Ethernet Frames: Understand components of Ethernet frames and how the packets flow. Analyze various packets and observe how the core reacts to MAC address changes
  • Lab 2 - VLAN and Jumbo Frames: Modify the configuration register to enable and observe the effects of VLAN and jumbo frames. Understand statistics vectors
  • Lab 3 - Implementation: Use CORE Generator™ software to generate a gigabit Ethernet core and then proceed with the implementation flow
  • Lab 4 - EMAC Peripheral in Loopback Mode: Use the EDK to instantiate and connect the OPB EMAC peripheral to the OPB bus. Develop software to place the core in loopback mode
  • Lab 5 - TEMAC in Loopback Mode: Use the EDK to instantiate a hard TEMAC and soft PLB TEMAC wrapper. Configure cores in scatter gather DMA mode. Use three programs to test the hardware in polled, simple DMA, and scatter gather DMA modes after placing the hardware in loopback mode
  • Lab 6 - Analyzing 10GE MAC Frames: Use the ModelSim simulator to perform functional simulation. Analyze various frames from XGMII and the client interface point of view

Event Schedule

Virtual Learning Environment (Online)
  • 27.11. - 28.11.2025 09:00-17:00 — € 1,700.00 excl. VAT Add to cart
  • 28.08. - 29.08.2025 09:00-17:00 — € 1,700.00 excl. VAT Add to cart
  • 29.05. - 30.05.2025 09:00-17:00 — € 1,700.00 excl. VAT Add to cart
Request on-demand event: Click here.

Partner

Xilinx
Updated at: 2009-12-07 13:48:19 +0100to the top